Artículos relacionados a Desenho digital de SDRAM em Verilog

Desenho digital de SDRAM em Verilog - Tapa blanda

 
9786205313831: Desenho digital de SDRAM em Verilog

Sinopsis

Para conceber uma memória dinâmica de acesso aleatório síncrono de 8 MB x 16 x 4-BAnk (SDRAM) (512 MB) utilizando a linguagem de descrição de hardware Verilog, que pode ser utilizada em qualquer aplicação baseada em memória. Actualmente, os computadores, bem como outros sistemas electrónicos que requerem grandes quantidades de memória, utilizam DRAMs para memória central. Devido à estrutura única da célula transistor da DRAM, redes de memória extremamente densas podem ser construídas num único dispositivo ocupando uma área de ocupação relativamente pequena. A DRAM convencional é controlada de forma assíncrona, exigindo que o projectista do sistema insira manualmente os estados de espera para cumprir as especificações do dispositivo. O tempo de sincronização depende da velocidade da DRAM e é independente da velocidade do bus do sistema. São estas limitações de sincronização que levaram ao desenvolvimento da SDRAM. A SDRAM é em grande parte uma DRAM rápida com uma interface síncrona de alta velocidade. Sinais de entrada/saída e controladores são sincronizados com um relógio externo, tornando novas opções disponíveis para o projectista. Circuitos de interface simplificados e alta largura de banda de transmissão de dados podem ser obtidos usando SDRAM sobre DRAM convencionais.

"Sinopsis" puede pertenecer a otra edición de este libro.

Comprar nuevo

Ver este artículo

EUR 11,00 gastos de envío desde Alemania a España

Destinos, gastos y plazos de envío

Resultados de la búsqueda para Desenho digital de SDRAM em Verilog

Imagen del vendedor

Abhishek Kumar
ISBN 10: 6205313839 ISBN 13: 9786205313831
Nuevo Taschenbuch
Impresión bajo demanda

Librería: BuchWeltWeit Ludwig Meier e.K., Bergisch Gladbach, Alemania

Calificación del vendedor: 5 de 5 estrellas Valoración 5 estrellas, Más información sobre las valoraciones de los vendedores

Taschenbuch. Condición: Neu. This item is printed on demand - it takes 3-4 days longer - Neuware -Para conceber uma memória dinâmica de acesso aleatório síncrono de 8 MB x 16 x 4-BAnk (SDRAM) (512 MB) utilizando a linguagem de descrição de hardware Verilog, que pode ser utilizada em qualquer aplicação baseada em memória. Actualmente, os computadores, bem como outros sistemas electrónicos que requerem grandes quantidades de memória, utilizam DRAMs para memória central. Devido à estrutura única da célula transistor da DRAM, redes de memória extremamente densas podem ser construídas num único dispositivo ocupando uma área de ocupação relativamente pequena. A DRAM convencional é controlada de forma assíncrona, exigindo que o projectista do sistema insira manualmente os estados de espera para cumprir as especificações do dispositivo. O tempo de sincronização depende da velocidade da DRAM e é independente da velocidade do bus do sistema. São estas limitações de sincronização que levaram ao desenvolvimento da SDRAM. A SDRAM é em grande parte uma DRAM rápida com uma interface síncrona de alta velocidade. Sinais de entrada/saída e controladores são sincronizados com um relógio externo, tornando novas opções disponíveis para o projectista. Circuitos de interface simplificados e alta largura de banda de transmissão de dados podem ser obtidos usando SDRAM sobre DRAM convencionais. 52 pp. Portugiesisch. Nº de ref. del artículo: 9786205313831

Contactar al vendedor

Comprar nuevo

EUR 39,90
Convertir moneda
Gastos de envío: EUR 11,00
De Alemania a España
Destinos, gastos y plazos de envío

Cantidad disponible: 2 disponibles

Añadir al carrito

Imagen del vendedor

ABHISHEK KUMAR|Ritesh Singh
Publicado por Edições Nosso Conhecimento, 2022
ISBN 10: 6205313839 ISBN 13: 9786205313831
Nuevo Tapa blanda

Librería: moluna, Greven, Alemania

Calificación del vendedor: 5 de 5 estrellas Valoración 5 estrellas, Más información sobre las valoraciones de los vendedores

Condición: New. Nº de ref. del artículo: 749296818

Contactar al vendedor

Comprar nuevo

EUR 32,78
Convertir moneda
Gastos de envío: EUR 19,49
De Alemania a España
Destinos, gastos y plazos de envío

Cantidad disponible: Más de 20 disponibles

Añadir al carrito

Imagen del vendedor

Abhishek Kumar
Publicado por Edições Nosso Conhecimento, 2022
ISBN 10: 6205313839 ISBN 13: 9786205313831
Nuevo Taschenbuch
Impresión bajo demanda

Librería: AHA-BUCH GmbH, Einbeck, Alemania

Calificación del vendedor: 5 de 5 estrellas Valoración 5 estrellas, Más información sobre las valoraciones de los vendedores

Taschenbuch. Condición: Neu. nach der Bestellung gedruckt Neuware - Printed after ordering - Para conceber uma memória dinâmica de acesso aleatório síncrono de 8 MB x 16 x 4-BAnk (SDRAM) (512 MB) utilizando a linguagem de descrição de hardware Verilog, que pode ser utilizada em qualquer aplicação baseada em memória. Actualmente, os computadores, bem como outros sistemas electrónicos que requerem grandes quantidades de memória, utilizam DRAMs para memória central. Devido à estrutura única da célula transistor da DRAM, redes de memória extremamente densas podem ser construídas num único dispositivo ocupando uma área de ocupação relativamente pequena. A DRAM convencional é controlada de forma assíncrona, exigindo que o projectista do sistema insira manualmente os estados de espera para cumprir as especificações do dispositivo. O tempo de sincronização depende da velocidade da DRAM e é independente da velocidade do bus do sistema. São estas limitações de sincronização que levaram ao desenvolvimento da SDRAM. A SDRAM é em grande parte uma DRAM rápida com uma interface síncrona de alta velocidade. Sinais de entrada/saída e controladores são sincronizados com um relógio externo, tornando novas opções disponíveis para o projectista. Circuitos de interface simplificados e alta largura de banda de transmissão de dados podem ser obtidos usando SDRAM sobre DRAM convencionais. Nº de ref. del artículo: 9786205313831

Contactar al vendedor

Comprar nuevo

EUR 40,89
Convertir moneda
Gastos de envío: EUR 11,99
De Alemania a España
Destinos, gastos y plazos de envío

Cantidad disponible: 1 disponibles

Añadir al carrito

Imagen del vendedor

Abhishek Kumar
ISBN 10: 6205313839 ISBN 13: 9786205313831
Nuevo Taschenbuch

Librería: buchversandmimpf2000, Emtmannsberg, BAYE, Alemania

Calificación del vendedor: 5 de 5 estrellas Valoración 5 estrellas, Más información sobre las valoraciones de los vendedores

Taschenbuch. Condición: Neu. Neuware -Para conceber uma memória dinâmica de acesso aleatório síncrono de 8 MB x 16 x 4-BAnk (SDRAM) (512 MB) utilizando a linguagem de descrição de hardware Verilog, que pode ser utilizada em qualquer aplicação baseada em memória. Actualmente, os computadores, bem como outros sistemas electrónicos que requerem grandes quantidades de memória, utilizam DRAMs para memória central. Devido à estrutura única da célula transistor da DRAM, redes de memória extremamente densas podem ser construídas num único dispositivo ocupando uma área de ocupação relativamente pequena. A DRAM convencional é controlada de forma assíncrona, exigindo que o projectista do sistema insira manualmente os estados de espera para cumprir as especificações do dispositivo. O tempo de sincronização depende da velocidade da DRAM e é independente da velocidade do bus do sistema. São estas limitações de sincronização que levaram ao desenvolvimento da SDRAM. A SDRAM é em grande parte uma DRAM rápida com uma interface síncrona de alta velocidade. Sinais de entrada/saída e controladores são sincronizados com um relógio externo, tornando novas opções disponíveis para o projectista. Circuitos de interface simplificados e alta largura de banda de transmissão de dados podem ser obtidos usando SDRAM sobre DRAM convencionais.Books on Demand GmbH, Überseering 33, 22297 Hamburg 52 pp. Portugiesisch. Nº de ref. del artículo: 9786205313831

Contactar al vendedor

Comprar nuevo

EUR 39,90
Convertir moneda
Gastos de envío: EUR 35,00
De Alemania a España
Destinos, gastos y plazos de envío

Cantidad disponible: 2 disponibles

Añadir al carrito